동기화, 심화되는 IC 설계 복잡성의 해결책

 

반도체 설계 팀은 많은 부담을 안고 있습니다.

이들은 세계 각지에서 협업하고 대량의 데이터를 생산하는 복잡한 프로젝트를 동시에 실행하며 항상 다양한 맞춤형 설계를 생산해 내야 합니다.

그러한 부담을 극복하려면 사용하기 쉽고 완벽하게 결합되어 있으며 IP(지적 재산) 재사용을 지원하는 동시에 분산된 팀으로 확장되는 협업 설계의 기반과 정보 시스템이 필요합니다.

Design Collaboration

설계 마무리 복잡성을 효과적으로 제어

주요 반도체 기업들은 Silicon Thinking 협업 디자인 솔루션을 사용하여 다음과 같은 이점을 얻습니다.

  • 효율적인 IP(지적 재산) 관리 및 재사용
  • 그래픽 분석을 통해 설계 마무리 관리
  • 모든 설계 팀이 최신 설계 데이터에 즉시 액세스
  • 요구 사항부터 확인 및 검증까지 아우르는 포괄적인 추적 기능
  • 패키지 신뢰성 시뮬레이션 및 테스트
  • 제품 변경 및 결함 관리 개선
Semiconductor Design Data Management

ENOVIA Pinpoint의 매력은 결함을 해결하기 위해 이동해야 하는 위치를 나타내는 녹색 점과 빨간색 점 사이의 경로를 보여 주는 경로의 그래픽 표현을 클릭 한 번으로 볼 수 있다는 것입니다. 이 도구는 단일 인스턴스로 확대하여 특정 문제를 진단할 수 있게 해주므로 구글 지도만큼이나 사용하기 쉽습니다. 그런 다음 다시 원하는 방향으로 축소하여 모든 실패 경로를 매핑하고 레이아웃과 비교할 수 있습니다.

Dwight Galbi Qualcomm 원칙/관리자

전 세계 최상위 15개 중 13개 반도체 기업이
다쏘시스템 협업 설계 솔루션을 사용하여 설계 생산성을 높이고 있습니다.

설계 문제가 심화되기 전에 정확히 찾아 내고...

Semiconductor Collaborative Design

... 다음 사항이 감소합니다.

  • 일정 미준수

    원인: 리소스가 동기화되고 있지 않거나 피할 수 있는 과다 설계 문제를 해결해야 함

  • 재실행 및 포기

    원인: 잘못된 데이터가 테이프 아웃용으로 전달되거나 변경 사항이 뒤늦게 검토 없이 적용됨

  • 높은 설계 비용

    원인: 설계 체인에서 리소스 및 IP를 활용할 수 없음

DesignSync를 기반으로 하는 게시 플랫폼을 통해 평균적으로 2주의 NPI 주기 시간을 절감했으며, 이는 당사에 상당한 이득을 가져왔습니다. 설계 작업 공간을 몇 분만에 적재할 수 있는데, DesignSync가 없다면 몇 시간은 걸렸을 것입니다. 이 성과는 소규모 프로젝트에도 중요하지만 당사의 대규모 프로젝트에는 훨씬 더 큰 영향을 줍니다.

Avery De Marr FreeScale Semiconductor PLM 시스템 IT 관리자

협업 설계 및 분석의 강력한 기능 탐색

ENOVIA Pinpoint 동영상

ENOVIA Pinpoint로 복잡한 반도체 프로젝트를 원활히 진행

 

국지적으로 분산되어 대규모 ASIC 및 SoC 프로젝트를 진행하는 엔지니어링 그룹은 효율적으로 협업하기가 점점 더 어려워졌습니다.

ENOVIA Pinpoint가 어떻게 다양한 설계 및 분석 도구에서 대량의 데이터를 집계하고, 분석, 미터 추적 및 팀 협업을 촉진하여 설계 프로젝트를 차질 없이 진행하는 데 도움을 주는지 알아보십시오.

아래를 클릭하여 개요 동영상과 5분 분량의 동영상 세 편을 시청하십시오.

>> ENOVIA Pinpoint 동영상 시청